一种针对eeprom
芯片不同配置之间的切换电路
技术领域
1.本实用新型涉及电子电路技术领域,尤其是一种针对eeprom芯片不同配置之间的切换电路。
背景技术:
2.众所周知,eeprom芯片是一种存储芯片,是用户可更改(带电可擦可编程)的只读存储器(rom),其可通过高于普通电压的作用来擦除和重编程(重写)。不像eprom芯片,eeprom不需从计算机中取出即可修改。在一个eeprom中,eeprom是一种特殊形式的闪存,当计算机在使用的时候可频繁地反复编程。并且还具备掉电后数据不丢失的特性,深受设计者喜爱。
3.目前,在一些低成本到的电子设备中,只会有eeprom芯片来用于对主芯片参数配置,没有额外外置cpu用于管理eeprom芯片。在实际运用时,如果在需求上来说,当该套配置满足不了,工作所需的参数配置要求时,即在根据不同的使用环境需要更换配置的时候,便只能更换设备,换取对应的参数配置来适配对应的工作需求,这种操作往往会给技术人员带来过多的工序步骤,不利于快速调配。
技术实现要素:
4.针对上述现有技术中存在的不足,本实用新型的目的在于提供一种针对eeprom芯片不同配置之间的切换电路。
5.为了实现上述目的,本实用新型采用如下技术方案:
6.一种针对eeprom芯片不同配置之间的切换电路,包括三极管、第一二极管、第二二极管、至少设置有两个
档位的档位开关和至少两个eeprom芯片,
所述档位开关的共用电源端接入电源,所述档位开关其中的一个档位端口通过第二
电阻与其中一个eeprom芯片连接,并和第二二极管的正极连接,所述档位开关的另一个档位端口通过第四电阻与另一个eeprom芯片连接,并和第一二极管的正极连接,所述第一二极管的负极通过依次串联的第二电容和第八电阻与三极管的基极连接,所述第二二极管的负极通过第三电容与第八电阻连接,所述三极管的集电极连接主芯片复位信号并通过第九电阻接入电源。
7.优选地,所述第二电阻和第四电阻均为0欧姆。
8.优选地,所述档位开关的共用电源端还通过第一电容接地。
9.优选地,所述第一二极管和第二二极管分别通过第五电阻和第六电阻接地。
10.优选地,所述第八电阻与第二电容和第三电容相连处通过第七电阻接地。
11.由于采用了上述方案,本实用新型在针对只存在eeprom芯片配置的产品时,通过加设档位开关,使其可人工手动切换连通不同的eeprom芯片,进而让主芯片可以与不同的eeprom芯片进行单一选择性连通,从而实现在不同的使用场景下进行调换。
附图说明
12.图1是本实用新型实施例的电路结构示意图。
13.图2是本实用新型实施例的eeprom芯片的电路结构示意图。
14.图3是本实用新型实施例的另一个eeprom芯片的电路结构示意图。
具体实施方式
15.为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
16.在本实用新型的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本实用新型的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
17.在本实用新型的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接。可以是机械连接,也可以是电连接。可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本实用新型中的具体含义。
18.如图1至图3所示,本实施例提供的一种针对eeprom芯片不同配置之间的切换电路,包括三极管q1、第一二极管d1、第二二极管d2、至少设置有两个档位的档位开关sw1和至少两个eeprom芯片u1、u2,所述档位开关sw1的共用电源端接入电源,所述档位开关sw1其中的一个档位端口通过第二电阻r2与其中一个eeprom芯片u2连接,并和第二二极管d2的正极连接,所述档位开关sw1的另一个档位端口通过第四电阻r4与另一个eeprom芯片u1连接,并和第一二极管d1的正极连接,所述第一二极管d1的负极通过依次串联的第二电容c2和第八电阻r8与三极管q1的基极连接,所述第二二极管d2的负极通过第三电容c3与第八电阻r8连接,所述三极管q1的集电极连接主芯片复位信号并通过第九电阻r9接入电源,其中,eeprom芯片的scl端脚和sda端脚连接主芯片。
19.进一步,所述第二电阻r2和第四电阻r4均为0欧姆。
20.进一步,所述档位开关sw1的共用电源端还通过第一电容c1接地。
21.进一步,所述第一二极管d1和第二二极管d2分别通过第五电阻r5和第六电阻r6接地。
22.进一步,所述第八电阻r8与第二电容c2和第三电容c3相连处通过第七电阻r7接地。
23.本实施例具体工作原理主要是通过档位开关sw1在两种不同配置之间切换。本实
施例档位开关选用的是拨动开关,即当档位开关sw1的2脚和3脚连一起的时候系统电源vdd3v3通过档位开关sw1经过0r电阻值的第四电阻r4连接到电源pad0,pad0给eeprom芯片u1供电,这时候另一个eeprom芯片u2是不供电的,所以eeprom芯片u1正常工作。在档位开关sw1切换到2脚和3脚的时候,电源导通第一二极管d1,切换导通瞬间会对第二电容c2充电,瞬时三极管q1的基极会有高电平,从而使三极管q1的集电极和发射极导通,从而使主芯片的resetb被拉低,resetb是连接到主芯片的复位信号,会对主芯片复位。主芯片复位后就会重新读取eeprom芯片u1的配置文件,从而使需求的配置切换到了eeprom芯片u1。同理当档位开关 sw1的2脚切换到和1脚接通的时候,系统电源vdd3v3通过档位开关sw1经过or电阻的第二r2连接到电源pad1,pad1给eeprom芯片u2供电,eeprom芯片u1这时候不供电。电源切换后通过第二二极管d2,瞬间会对第三电容c3充电,瞬时三极管q1的基极会有高电平,从而使三极管q1的集电极和发射极导通,从而使resetb被拉低,这时会复位芯片,复位后芯片会从新读取eeprom芯片u2配置芯片,完成配置切换工作。
24.以上仅为本实用新型的优选实施例,并非因此限制本实用新型的专利范围,凡是利用本实用新型说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本实用新型的专利保护范围内。
技术特征:
1.一种针对eeprom芯片不同配置之间的切换电路,其特征在于:包括三极管、第一二极管、第二二极管、至少设置有两个档位的档位开关和至少两个eeprom芯片,所述档位开关的共用电源端接入电源,所述档位开关其中的一个档位端口通过第二电阻与其中一个eeprom芯片连接,并和第二二极管的正极连接,所述档位开关的另一个档位端口通过第四电阻与另一个eeprom芯片连接,并和第一二极管的正极连接,所述第一二极管的负极通过依次串联的第二电容和第八电阻与三极管的基极连接,所述第二二极管的负极通过第三电容与第八电阻连接,所述三极管的集电极连接主芯片复位信号并通过第九电阻接入电源。2.如权利要求1所述的一种针对eeprom芯片不同配置之间的切换电路,其特征在于:所述第二电阻和第四电阻均为0欧姆。3.如权利要求2所述的一种针对eeprom芯片不同配置之间的切换电路,其特征在于:所述档位开关的共用电源端还通过第一电容接地。4.如权利要求3所述的一种针对eeprom芯片不同配置之间的切换电路,其特征在于:所述第一二极管和第二二极管分别通过第五电阻和第六电阻接地。
技术总结
本实用新型公开一种针对EEPROM芯片不同配置之间的切换电路。包括三极管、第一二极管、第二二极管、至少设置有两个档位的档位开关和至少两个EEPROM芯片,档位开关其中的一个档位端口与其中一个EEPROM芯片连接,并和第二二极管的正极连接,档位开关的另一个档位端口与另一个EEPROM芯片连接,并和第一二极管的正极连接,第一二极管的负极通过依次串联的第二电容和第八电阻与三极管的基极连接,第二二极管的负极通过第三电容与第八电阻连接,三极管的集电极连接主芯片复位信号并通过第九电阻接入电源。本实用新型通过加设档位开关,使其可人工手动切换连通不同的EEPROM芯片,进而让主芯片可以与不同的EEPROM芯片进行单一选择性连通。通。通。
技术研发人员:
蒋健波 潘红章 魏志勇
受保护的技术使用者:
深圳市长进通信技术有限公司
技术研发日:
2022.11.22
技术公布日:
2023/3/9