一种高速脉冲信号采集电路设计

阅读: 评论:0

• 120
设计了一种基于高速、高分辨率ADC08D1000的高速脉冲采集电路,该电路与其他普通采集卡比具有相对低的功耗、更高的采集频率、较宽的模拟带宽。主要用到的器件有AD8009运算放大器、ADA4939单端转差分器、ADC08D1000高速模数转换器、BPS 高压模块和电源芯片等。主要介绍了采集卡的电路设计方案,仿真验证设计电路的模拟带宽能够达到130MHz 。实测电路板电源噪声小于30mV-pp ,能不失真采集上升时间15ns 的脉冲信号。基本能够实现高速脉冲信号的采集工作。
随着我国电子技术的飞速发展,高速脉冲信号的获取在各个行业变得越来越重要。尤其是在核技术、车载雷达、无线通信等领域(曾国强,盛磊,卿松,基于高速电流脉冲前放的数字式电荷积分型能谱仪系统设计:湘潭大学自然科学学报,2018;郭志大,刘卫国,贺安超,基于CPLD 的高速脉冲信号采集系统设计:测控技术,2011)。传统的低速电压脉冲信号的采集电路,无法满足现在设备的更新以及技术需求,而从国外进口的采集板性能又会受到限制。因此高速采集电路现在成为电子技术研究比较热门的方向。本文针对现有问题提出一种高速脉冲信号采集电路,应用高性能国产器件同时结合合理的电路设计,得到一种制作简单、价格便宜、应用范围广的高速脉冲采集电路。
1.电路总体结构
高速脉冲信号采集电路主要由电源部分,模拟部分两个主要内容组成,总体结构图如图1所示,其中电源部分包括模拟电源、数字电源(蒲文涛,基于DSP/FPGA 的多波形数字脉冲压缩系统硬件的研究与实现:电子科技大学,2006)和高压电源电路。模拟部分包括由AD8009构成的放大电路,ADA4939单端信号转差分信号电路,高速ADC08D1000
采集电路和偏置与参考电压电路。
图1 总体结构图
脉冲数据采集部分采用数字化信号获取与处理的思想,将模拟输
入的脉冲信号通过两个重要步骤进行预处理。先将模拟脉冲信号通过主运算放大电路进行信号的放大、滤波和反向,为后级ADC 采样提供信噪比更好的输入信号。电路中为了使高速信号能尽量不失真,并使ADC 性能达到最高,需要将原始的单端信号转换为低压差分信号。
经过放大和初级滤波后的核脉冲信号将经过AD4939单端转差分电路形成低压差分双端输出,再接入高速ADC08D1000模数转换电路完成脉冲信号数字化。
2.采集电路设计
2.1  电源电路
图2 电源拓扑图
图3 电源设计图
电源的拓扑图形如图2所示,本论文设计的脉冲采集电路电源以TPS563200型号DC-DC 转换芯片为主,TPS563200是一款低功耗,低噪声宽输入输入范围的同步降压转换器。这款器件被设计使用极少的外部组件便可以运行,并且可以实现非常低的待机电流。
并且还有过压保护(OVP),欠压闭锁(UVLO)和热关断(TSD)保护功能。电路设计图如图3所示,该器件
一个重要的特点是具有非常低
• 121
的输出噪声。在外部通过调节电感数值大小和旁路电容,输出噪声能够降至20mV之内。并且该芯片输入工作范围宽,输出电流支持最大达到3A,所以电路中的模拟5V电源,还有芯片MAX764,LM1117和TLV71210DB的输入电压都由该IC提供(卓蕊潋,新型便携式多道伽马能谱仪的研制:中国地质大学,2013)。
2.2  偏置电路
原始脉冲信号可能幅值正负不定,同时考虑到单端转差分芯片输出增益设置为G=2,工作电压为+3.3
V和-1.8V,因此加入NE5532的偏置电路。NE5532是一种高性能低噪声运算放大器(刘世豪,数字化便携式γ能谱仪的设计与实现:华中科技大学,2012),与其他运放比较,有更好的噪声性能,同时输出驱动能力得到提高,并且有较宽的工作电压范围。电路如图4所示。芯片采用+5V、-5V双电源供电,其中用一片运放做比较器,输出期望的正偏置电压或者负偏置电压信号;然后用第二片运放做电压跟随器,提高带负载能力。通过设计实现偏置电压在-1.5V~+5V
范围可根据输入信号选择进行调节。
图4 偏置电路设计图
2.3  单端转差分电路
ADA4939是一款低噪声、超低失真、高速差分放大器,非常合适用于驱动分辨率最高可到16位,DC能够到100MHz的高性能ADC。可利用内部共模反馈环路调整输出共模电压,使ADA4939的输出和ADC的输入相互匹配。图5为ADA4939用作差分放大器驱动ADC08D1000
的详细电路设计图。
图5 ADA4939差分输入电路图
3.电路调试
3.1  仿真验证
本文设计的电路原理图与选择的元器件在电路中的性能表现,在实际刻板之前,通过软件ADIsimPE模拟器对设计电路前段部分进行了仿真与性能验证。图6给出的是信号调理电路前端仿真电路图,图中采用元器件和原理图与实际使用相同,因为根据理论和实际测量分析探测器脉冲上升时间在10ns左右,因此以脉冲上升时间作为信号最高频率部分,仿真中输入信号采用周期为10ns,率100Mhz
正弦波代替脉冲信号。
图6 信号调理电路仿真电路图
仿真波特率结果在图7中给出。该设计电路在输入信号500mV 的情况下模拟带宽能达到130MHz
图7 调理电路电路波特率图
3.2  电路实物测试
(1)电源测试
图8中给出的是两个电源噪声幅值测量,紫为+5V模拟电源噪声幅度30mV-pp;蓝为+3.3V数字电源,噪声幅度在40mV-pp,
基本满足模拟部分和数字部分电路供电需求。
图8 +3.3V和+5V电源噪声测量图
(2)放大滤波测试
图9给出了在进入放大滤波处理前原始输入信号和处理后信号对比测试图。紫原始信号伴有规律的高频振荡噪声50mV,蓝滤波放大处理后后信号中的高频振荡噪声明显减弱,并将信号放大
(下转第124页)
• 124
换频时间长的问题。这里采用乒乓开关切换方式实现快速频合设计,具体选用两路LMX2571通过高隔离的射频开关实现,采用提前预置下一个频合参数,可有效减少换频时间。
如图6,乒乓频合主要由温补晶振(TCXO )、时钟驱动电路、双路LMX2571和高隔离射频开关组成,其中一路进行作为下个频点的频
率预置,通过对锁相环的预置,可实现快速跳频系统的需求。
图7 单环的锁定时间(1处)
图8 双环的锁定时间(2处)图9 30MHz、512MHz相位噪(2处)
设计的快速频率合成器单环换频时间116.5us (包含参数下发与配置和模拟锁定时间),通过乒乓方式换频时间为1us 以内,功耗为0.48W ,512MHz 的相位噪声为-118dBc/Hz@10kHz ,-150dBc/Hz@10MHz 满足预期设计要求。
3.结束语
LMX2571为业内首款覆盖HF 频段至L 波段,具有最低功耗、最佳相位噪声的小数分频锁相频率合成器,其还集成了低压差线性稳压器(LDO ),可降低外部供电的要求,同时,含有5V 充电泵及收发开关,大大提升了芯片集成度,有利于减少设备的体积,适用于便携设备等电池供电类应用,可配合使用高隔离度射频开关,来满足需低功耗、宽频段、快速跳频系统的需求。
作者简介:郑澍鹏,工程师,本科毕业于桂林电子科技大学,现任职于中国电子科技集团公司第七研究所,从事移动通信和软件
无线电领域工作。
(上接第121页)
2
倍。电路模拟带宽设计满足基本要求。
图9 放大滤波前后信号测试图
(3)单端转差分测试
单端转差分一方面是为了提高速率另一方面能够提高信噪比抑制共模噪声。图10中是单端高速脉冲信号转差分信号后的脉冲波形,其中正负差分线信号没有失真,噪声幅值小于5mV 。输出脉冲幅值小于800mV-pp 满足ADC
输入信号允许幅值范围。
图10 单端转差分信号测试图
4.结论
利用A D 8009运算放大器、A D A 4939单端转差分器、ADC08D1000高速模数转换器、BPS 高压模块和电源芯片等,成功设计了一种价格功耗较低,应用范围比较广的高速脉冲信号采集电路。通过实测该电路可以采集脉冲上升时间15ns ,幅值5V-pp 高速脉冲信号,且带宽能够达到100MHz 。

本文发布于:2023-05-06 07:30:39,感谢您对本站的认可!

本文链接:https://patent.en369.cn/patent/1/89896.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:信号   电路   脉冲   设计   采集   电源   模拟   差分
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2022 Comsenz Inc.Powered by © 369专利查询检索平台 豫ICP备2021025688号-20 网站地图