一种上下电时序控制电路的制作方法

阅读: 评论:0



1.本技术涉及电力电子领域,尤其涉及一种上下电时序控制电路。


背景技术:



2.电子产品的电路系统的结构越来越复杂,通常需要依靠多个电源来供电,为了保证系统工作的可靠性电源管理技术随之发展。多电源供电系统对供电的可靠性要求较高,其中上电时序和下电时序控制是多电源系统中非常重要的技术,它直接影响到电子产品开机、关机的可靠性。如果多电源供电系统的上电时序和下电时序没控制好,会导致系统数据丢失甚至损坏电路元器件造成系统故障。
3.在单板设计中大部分上下电都采用mos管或者power good引脚进行时序控制,然而在对上下电时序要求很高的系统中,比如ssd电源时序系统,此种方法可能存在上下电时序不能得到精确的控制的技术问题,从而导致系统不能满足芯片要求。


技术实现要素:



4.本技术实施例提供了一种上下电时序控制电路,解决了在对上下电时序要求很高的系统中,存在上下电时序不能得到精确的控制的技术问题。
5.本技术实施例提供了一种上下电时序控制电路,所述电路包括:若干电源芯片;
6.时序控制芯片,用于控制所述若干电源芯片的供电顺序;
7.备电电源芯片,通过第一电容连接所述若干电源芯片,用于给所述若干电源芯片供电。
8.在本技术的一种实现方式中,所述电路还包括电压监控芯片,所述电压监控芯片一端与所述备电电源芯片连接,另一端与所述时序控制芯片连接,用于控制所述时序控制芯片进入工作状态。
9.在本技术的一种实现方式中,所述备电电源芯片通过第一电阻连接所述电压监控芯片的sense管脚,所述第一电阻第一端连接所述第一电容的正极,所述第一电阻的第二端连接所述第二电阻的第一端,所述第二电阻的第二端连接所述第一电容的负极。
10.在本技术的一种实现方式中,所述电压监控芯片通过ct管脚连接第二电容。
11.在本技术的一种实现方式中,所述电压监控芯片的延时时间为1.25ms~10s。
12.在本技术的一种实现方式中,所述备电电源芯片连接第三电阻的第一端,所述第三电阻的第二端连接第一电源芯片的输入端,所述第三电阻的第二端连接第四电阻。
13.在本技术的一种实现方式中,所述时序控制芯片的输出端分别连接第二电源芯片、第三电源芯片、第四电源芯片。
14.在本技术的一种实现方式中,所述备电电源芯片的型号为sy72001。
15.在本技术的一种实现方式中,所述时序控制芯片的型号为lm3880mfe-1ae。
16.在本技术的一种实现方式中,所述电压监控芯片的型号为tps3808。
17.本技术实施例提供的一种上下电时序控制电路可以对上下电时序进行精确控制,
通过设置电容进行供电的方式,当备电电容电压降到一定值之后再进行下电动作,使用分压电路进行延时控制当电压低于门限值时开始给系统下电,给关键数据保存提供时间,以使后续操作能够有足够的时间进行数据保存,在保存完成之后,进行按顺序下电,使系统下电满足芯片手册要求,提高了数据的可靠性也提高了芯片的的可靠性。下电时序通过芯片进行精确控制,提高了ssd的数据可靠性及系统可靠性。
附图说明
18.此处所说明的附图用来提供对本技术的进一步理解,构成本技术的一部分,本技术的示意性实施例及其说明用于解释本技术,并不构成对本技术的不当限定。在附图中:
19.图1为本技术实施例提供的一种上下电时序控制电路图。
具体实施方式
20.为使本技术的目的、技术方案和优点更加清楚,下面将结合本技术具体实施例及相应的附图对本技术技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
21.电子产品的电路系统的结构越来越复杂,通常需要依靠多个电源来供电,为了保证系统工作的可靠性电源管理技术随之发展。多电源供电系统对供电的可靠性要求较高,其中上电时序和下电时序控制是多电源系统中非常重要的技术,它直接影响到电子产品开机、关机的可靠性。如果多电源供电系统的上电时序和下电时序没控制好,会导致系统数据丢失甚至损坏电路元器件造成系统故障。
22.在单板设计中大部分上下电都采用mos管或者power good引脚进行时序控制,然而在对上下电时序要求很高的系统中,比如ssd电源时序系统,此种方法可能存在上下电时序不能得到精确的控制的技术问题,从而导致系统不能满足芯片要求。
23.针对以上技术问题,本技术实施例提供了一种上下电时序控制电路,解决了在对上下电时序要求很高的系统中,存在上下电时序不能得到精确的控制的的技术问题。
24.下面通过附图对本技术实施例提出的技术方案进行详细的说明。
25.本技术实施例提供了一种上下电时序控制电路,如图1所示,所述电路组成主要组成包括:若干电源芯片;
26.时序控制芯片,用于控制所述若干电源芯片的供电顺序;
27.备电电源芯片,通过第一电容连接所述若干电源芯片,用于给所述若干电源芯片供电。
28.在本技术实施例中,所述电路还包括电压监控芯片,所述电压监控芯片一端与所述备电电源芯片连接,另一端与所述时序控制芯片连接,用于控制所述时序控制芯片进入工作状态。
29.在本技术实施例中,所述备电电源芯片通过第一电阻连接所述电压监控芯片的sense管脚,所述第一电阻第一端连接所述第一电容的正极,所述第一电阻的第二端连接所述第二电阻的第一端,所述第二电阻的第二端连接所述第一电容的负极。
30.在本技术实施例中,所述电压监控芯片通过ct管脚连接第二电容。
31.在本技术实施例中,所述电压监控芯片的延时时间为1.25ms~10s。延时时间由ct管脚的第二电容经过计算得到,计算公式为ct(nf)=[td(s)-0.5x10-3
(s)]
×
175。
[0032]
在本技术实施例中,所述备电电源芯片连接第三电阻的第一端,所述第三电阻的第二端连接第一电源芯片的输入端,所述第三电阻的第二端连接第四电阻。
[0033]
在本技术实施例中,所述时序控制芯片的输出端分别连接第二电源芯片、第三电源芯片、第四电源芯片。
[0034]
在本技术实施例中,所述备电电源芯片的型号为sy72001。
[0035]
在本技术实施例中,所述时序控制芯片的型号为lm3880mfe-1ae。
[0036]
在本技术实施例中,所述电压监控芯片的型号为tps3808。
[0037]
本技术实施例提供的一种上下电时序控制电路,其工作原理主要为:电源经过带备电功能的备电电源芯片sy72001之后分别给第一电源芯片、第二电源芯片、第三电源芯片、第四电源芯片以及第一电容进行充电,第一电源芯片使能en0直接由电源输入电压分压得到,从而首先上电,第一电源芯片上电后给具有延时功能的电压监控芯片tps3808和时序控制芯片lm3880mfe-1ae进行供电。电压监控芯片通过sense管脚监测到第一电容的电压在第二电阻上的分压达到门限值后电后延时td将reset_l置高,此时时序控制芯片开始工作,分别按顺序使能en1、en2、en3,从而完成整个系统的上电顺序为:输入电源

第一电源芯片

第二电源芯片

第三电源芯片

第四电源芯片。
[0038]
反之当输入电源断开时,第一电容开始工作,整个系统由第一电容进行供电,当第一电容的电压低于电压监控芯片tps3808的sense管脚门限值时,此时将reset_l置低,时序控制芯片开始按顺序执行下电动作,当电压进一步降低时第一电源芯片最后下电,从而整个系统的下电时序为:第四电源芯片

第三电源芯片

第二电源芯片

第一电源芯片。本技术实施例中,如图1所示,虚线部分是电源直接输入方式的路径,实线部分是使能方式的路径。上电的时候,电源芯片想要输出电源的话,电源芯片要先把使能要打开才能输入电源,继而才能输出电源,否则无法输出电源。
[0039]
本技术实施例提供的一种上下电时序控制电路可以对上下电时序进行精确控制,通过设置电容进行供电的方式,当备电电容电压降到一定值之后再进行下电动作,使用分压电路进行延时控制当电压低于门限值时开始给系统下电,给关键数据保存提供时间,以使后续操作能够有足够的时间进行数据保存,在保存完成之后,进行按顺序下电,使系统下电满足芯片手册要求,提高了数据的可靠性也提高了芯片的的可靠性。下电时序通过芯片进行精确控制,提高了ssd的数据可靠性及系统可靠性。
[0040]
本技术中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于装置实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
[0041]
还需要说明的是,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个
……”
限定的要素,并不排除在包括所述要素的过程、方法、商品或者设备中还存在另外的相同要素。
[0042]
以上所述仅为本技术的实施例而已,并不用于限制本技术。对于本领域技术人员来说,本技术可以有各种更改和变化。凡在本技术的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本技术的权利要求范围之内。

技术特征:


1.一种上下电时序控制电路,其特征在于,所述电路包括:若干电源芯片;时序控制芯片,用于控制所述若干电源芯片的供电顺序;备电电源芯片,通过第一电容连接所述若干电源芯片,用于给所述若干电源芯片供电。2.根据权利要求1所述的一种上下电时序控制电路,其特征在于,所述电路还包括电压监控芯片,所述电压监控芯片一端与所述备电电源芯片连接,另一端与所述时序控制芯片连接,用于控制所述时序控制芯片进入工作状态。3.根据权利要求2所述的一种上下电时序控制电路,其特征在于,所述备电电源芯片通过第一电阻连接所述电压监控芯片的sense管脚,所述第一电阻第一端连接所述第一电容的正极,所述第一电阻的第二端连接第二电阻的第一端,所述第二电阻的第二端连接所述第一电容的负极。4.根据权利要求2所述的一种上下电时序控制电路,其特征在于,所述电压监控芯片通过ct管脚连接第二电容。5.根据权利要求2所述的一种上下电时序控制电路,其特征在于,所述电压监控芯片的延时时间为1.25ms~10s。6.根据权利要求1所述的一种上下电时序控制电路,其特征在于,所述备电电源芯片连接第三电阻的第一端,所述第三电阻的第二端连接第一电源芯片的输入端,所述第三电阻的第二端连接第四电阻。7.根据权利要求1所述的一种上下电时序控制电路,其特征在于,所述时序控制芯片的输出端分别连接第二电源芯片、第三电源芯片、第四电源芯片。8.根据权利要求1所述的一种上下电时序控制电路,其特征在于,所述备电电源芯片的型号为sy72001。9.根据权利要求1所述的一种上下电时序控制电路,其特征在于,所述时序控制芯片的型号为lm3880mfe-1ae。10.根据权利要求2所述的一种上下电时序控制电路,其特征在于,所述电压监控芯片的型号为tps3808。

技术总结


本申请实施例提供了一种上下电时序控制电路,解决了在对上下电时序要求很高的系统中,存在上下电时序不能得到精确的控制的技术问题。所述电路包括:若干电源芯片;时序控制芯片,用于控制所述若干电源芯片的供电顺序;备电电源芯片,通过第一电容连接所述若干电源芯片,用于给所述若干电源芯片供电;以及电压监控芯片,所述电压监控芯片一端与所述备电电源芯片连接,另一端与所述时序控制芯片连接,用于控制所述时序控制芯片进入工作状态。使用分压电路进行延时控制当电压低于门限值时开始给系统下电,给关键数据保存提供时间,以使后续操作能够有足够的时间进行数据保存,提高了数据的可靠性也提高了芯片的的可靠性。数据的可靠性也提高了芯片的的可靠性。数据的可靠性也提高了芯片的的可靠性。


技术研发人员:

夏辉璞

受保护的技术使用者:

山东云海国创云计算装备产业创新中心有限公司

技术研发日:

2022.09.30

技术公布日:

2023/3/23

本文发布于:2023-03-31 02:17:15,感谢您对本站的认可!

本文链接:https://patent.en369.cn/patent/1/83722.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:所述   芯片   时序   电源
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2022 Comsenz Inc.Powered by © 369专利查询检索平台 豫ICP备2021025688号-20 网站地图