电路原理图设计注意事项

阅读: 评论:0

时钟---这是非常重要的内容! 
源同步时钟模式;公共时钟模式:建立/保持时间 
始端匹配;终端匹配;点对点 
时钟分配驱动:0 jitter抖动;0 delay延时;环回;电压;频率上限 
晶体、晶振布线要点 
时钟线长度、线宽、线延时、线间距,周围留出空间,圆弧走线 
频率、精度 
电源---功率(标称、额定、最大、平均、峰值) 
上电时间 
上电顺序:现在复杂CPU芯片上电有顺序要求 
纹波 
种类:core、I/O、AVCC/AGND、PLL供电 
上电复位 
板上位置(噪声、散热、结构) 
AC/DC、DC/DC、LDO线性(从功耗、响应速度、电路简单性、噪声、适用性等几个角度考
虑) 
滤波,电流大小、线宽,分割,层叠结构 
复位---上电复位 
电源监控 
手动复位 
看门狗 
系统复位、全局复位、局部复位 
FPGA加载控制与全局复位 
总线---总线架构优于CPU选型 
效率、健壮性 
PCI、PCI-X、ISA、PCMCIA、LVDS、serial BUS 
内存种类:cache、SDRAM、DDRI、DDRII、flash、bootrom、NVRAM、SRAM等 
接口---接口效率优于CPU选型 
常用接口: 
RS232、RS485、V.35、E1 HDLC 
百兆、千兆、POS接口:MII、RMII、SMII、GMII、TBI(serdes)、UTOPIA I/II 
光口:单模/多模、SFP/GBIC 
CPU----位宽:32bit、64bit 
CISC、RISC、MIPS 
Network Processor 
hunt-079多核CPU:如:IBM cell 
性价比 
效率 
OS 
散热 
功耗 
电源种类,上电顺序 
加载顺序 
仿真头(大众流行) 
产品周期 
工程仿真
供货情况 
规则---环路面积、3W规则、20H规则、正交规则、5-5规则、单点/多点接地...... 
BGA----BGA器件与其他器件的间距  <23BGA下面的孔和线怎么布 
BGA电地通路,孤铜 
去耦电容分布、反面器件分布 
...... 
背板---板厚,板厚孔径比 
汇流排 
加强筋 
插座 
马蹄去皮机位置定位 
布线要求,时钟同步 
热插拔 
...... 
 
其他---中断、上下拉电阻、看门狗电路、跳线、金手指、EMI/EMC/ESD、FPGA/CPLD、匹配、波峰焊工艺、散热、各种地的概念、热插拔、夹具留边,器件间距...... 
jitter、delay、ring振铃、crosstalk串扰、反射、地弹 
电阻、电容、电感、磁珠、晶体、变压器、光耦...... 
最小化电路、检查列表checklist 
从设计到生产的设计流程,所需数据 
产品生命周期 
 
例如:电阻的阻值是离散的,有标称阻值,允许偏差,注意额定功率和使用电压,材料,工艺,制作方法,特殊用途,标等。电阻器的主要用途有1、限流;2、分压;3、定时;4、电流电压变换;5、阻抗匹配;6、改变电路参数;7、测温或温控;8、特殊电阻应用(过流、过压、过热保护)。 
 
0欧电阻用途? 
为什么电源脚同时并联一个大电容和一个小电容?为什么并联两个容量相同的电容? 
加油站三次油气回收磁珠的使用场合,参数,陷波作用。 
变压器初次级隔离。 
LVDS设计经验谈,如何布LVDS差分线,如何放置匹配电阻? 
短裤避孕PECL电平电路设计 
...... 

本文发布于:2023-06-04 14:36:59,感谢您对本站的认可!

本文链接:https://patent.en369.cn/patent/4/125913.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:电阻   电路   时钟
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2022 Comsenz Inc.Powered by © 369专利查询检索平台 豫ICP备2021025688号-20 网站地图