VGA拔插检测电路的制作方法

阅读: 评论:0


vga拔插检测电路
技术领域
1.本实用新型涉及模拟通信技术领域,尤其涉及一种vga拔插检测电路。


背景技术:



2.vga(video graphics array,视频图形阵列)接口是计算机显卡上输出模拟信号的接口,也叫d-sub接口,通过vga接口,可以将计算机输出的模拟信号传输到液晶彩电中,vga接口是一种d型接口,共有15针脚,分成3排,每排5个孔。
3.现有技术中有两种方式用于检测vga的拔插状态,第一种是通过检测vga接口的第9脚的电压,vga接口的第9脚接pc的5v电源,当液晶彩电的cpu检测到第9脚的电压为高电平时,判断vga为插入状态,当液晶彩电的cpu检测到第9脚的电压为低电平时,判断vga为未插入状态,而第二种是通过检测接口的第5脚的电压,接口的第5脚为自检端,vga接口的第5脚接pc的地,当液晶彩电的cpu检测到第5脚的电压为低电平时,判断vga为插入状态,当液晶彩电的cpu检测到第5脚的电压为高电平时,判断vga为未插入状态,也就是说,通过vga接口的第9脚和第5脚判断vga的拔插状态的方式刚好相反。
4.然而,由于各个厂家在生产vga接口的过程中,针对vga接口的pin脚的定义上存在一定差异,导致现有技术的检测方法会带来误检测或者检测不准确等问题,进而,产品的稳定性非常低,用户使用vga产品的体验感也非常差。


技术实现要素:



5.本实用新型的主要目的在于提出一种vga拔插检测电路,旨在实现通过vga的场信号准确地检测vga的拔插状态,从而,提高检测vga是否拔插的准确性,进而提高用户使用产品的体验感。
6.为实现上述目的,本实用新型提供一种vga拔插检测电路,所述vga拔插检测电路包括:插入信号接收电路和插入信号判断电路;
7.所述插入信号接收电路与所述插入信号判断电路连接;
8.所述插入信号接收电路在接收到插入信号时,输出电平到所述插入信号判断电路,以供所述插入信号判断电路根据所述电平判断vga的拔插状态。
9.可选地,所述插入信号接收电路包括:vga场信号接口、第二三级管、第一电容、第一电阻和第二电阻,所述插入信号判断电路包括:第一三级管和信号输出接口;
10.所述第二三级管与所述vga场信号接口连接,所述第一三极管与所述信号输出接口连接;
11.所述第一三级管与所述第二三级管连接。
12.可选地,所述插入信号接收电路还包括:第一电容、第一电阻和第二电阻;
13.所述第一电阻和所述第二电阻并联连接在所述第一三极管与所述第二三级管之间;
14.所述第二电阻和所述第一三级管的连接端与所述第一电容连接。
15.可选地,所述第一三极管的第三端与所述信号输出接口连接,所述第二三级管的第一端与vga场信号接口连接;
16.所述第一电阻和所述第二电阻各自的第一端与所述第二三极管连接,所述第一电阻的第二端与所述第一三极管的连接端,与电源的正极连接。
17.可选地,所述第一电阻和所述第二电阻各自的第一端与所述第二三极管的第三端连接,所述第一电阻的第二端与所述第一三极管的第二端连接,所述第二电阻的第二端与所述第一三极管的第一端连接。
18.可选地,所述第二电阻的第二端和所述第一三极管的第一端的连接端与所述第一电容的第一端连接,所述第一电容的第二端接地。
19.可选地,所述插入信号判断电路还包括:第二电容和第三电阻;
20.所述第二电容和所述第三电阻各自的第一端,并联连接在所述第一三极管的第三端和所述信号输出接口的连接端;
21.所述第二电容和所述第三电阻各自的第二端接地。
22.可选地,所述插入信号接收电路还包括:第四电阻;
23.所述第四电阻的第一端与所述vga场信号接口连接,所述第四电阻的第二端与所述第二三级管的第一端连接。
24.可选地,所述插入信号接收电路还包括:第五电阻;
25.所述第四电阻的第二端和所述第二三级管的第一端的连接端与所述第五电阻的第一端连接,所述第五电阻的第二端接地。
26.可选地,所述插入信号判断电路还包括:第六电阻;
27.所述第二电阻的第二端和所述第一电容的第一端的连接端与所述第六电阻的第一端连接,所述第六电阻的第二端与所述第一三级管的第一端的连接。
28.区别于传统的vga拔插检测方式,本实用新型提供了一种vga拔插检测电路,该vga拔插检测电路包括:插入信号接收电路和插入信号判断电路;该插入信号接收电路与该插入信号判断电路连接;插入信号接收电路在接收到插入信号时,输出电平到插入信号判断电路,以供插入信号判断电路根据电平判断vga的拔插状态。本实用新型实现了通过vga的场信号准确地检测vga的拔插状态,从而,极大程度上提高了检测vga拔插的准确性,进而,极大程度上提高了用户使用产品的体验感。
附图说明
29.图1为本实用新型vga拔插检测电路一实施例的电路结构示意图;
30.图2为本实用新型vga拔插检测电路一实施例的vga场信号示意图;
31.图3为本实用新型vga拔插检测电路一实施例的vga信号输出示意图。
32.附图标号说明:
33.标号名称标号名称qg01第一三级管qg02第二三级管vgavsvga场信号接口vga_det信号输出接口cg17第一电容cg18第二电容rg21第一电阻rg22第二电阻
rg24第三电阻rg20第四电阻rg28第五电阻rg23第六电阻hdmi-5v电源的正极m1插入信号接收电路m2插入信号判断电路
ꢀꢀ
34.本实用新型目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
35.应当理解,此处所描述的具体实施例仅仅用以解释本技术,并不用于限定本技术。
36.下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术的一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
37.需要说明,本技术实施例中所有方向性指示(诸如上、下、左、右、前、后
……
)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
38.在本技术中,除非另有明确的规定和限定,术语“连接”、“固定”等应做广义理解,例如,“固定”可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本技术中的具体含义。
39.另外,在本技术中如涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本技术要求的保护范围之内。
40.本实用新型提供了一种vga拔插检测电路。
41.在本实用新型一实施例中,参照图1所示,图1是本实用新型vga拔插检测电路一实施例的电路结构示意图,该vga拔插检测电路包括:插入信号接收电路m1和插入信号判断电路m2;
42.所述插入信号接收电路m1与所述插入信号判断电路m2连接;
43.所述插入信号接收电路m1在接收到插入信号时,输出电平到所述插入信号判断电路m2,以供所述插入信号判断电路m2根据所述电平判断vga的拔插状态。
44.在图1中,插入信号接收电路为m1,插入信号判断电路为m2,本实施例可以通过插入信号接收电路m1与插入信号判断电路m2连接,插入信号接收电路m1在接收到插入信号时,根据插入信号输出第一电平到插入信号判断电路m2,插入信号判断电路m2根据接收的该第一电平判断vga的拔插状态,然后根据判断结果输出与该判断结果对应的第二电平,从而,通过vga的场信号准确地检测vga的拔插状态,提高检测vga拔插的准确性,进而,提高用户使用产品的体验感。
45.可选地,在一些可行的实施例中,所述插入信号接收电路包括:vga场信号接口vgavs和第二三级管qg02,所述插入信号判断电路包括:第一三级管qg01和信号输出接口vga_det;
46.所述第二三级管qg02与vga场信号接口vgavs连接,所述第一三极管qg01与所述信号输出接口vga_det连接;所述第一三级管qg01与所述第二三级管qg02连接。
47.示例性地,在本实施例中,vga拔插检测电路通过接收vga场信号接口vgavs的vga场信号电压判断vga是否插入vga接口,并通过信号输出接口vga_det输出vga的拔插信号,应当理解的是,信号输出接口vga_det输出高电平时表示vga插入vga接口,信号输出接口vga_det输出低电平时表示vga未插入vga接口。
48.本实施例可以通过第二三级管qg02与vga场信号接口vgavs连接,第二三级管qg02在接收到插入信号时,输出第一电平到第一三级管qg01,第一三级管qg01根据接收的该第一电平判断vga为插入状态,然后该判断结果向信号输出接口vga_det输出高电平,从而,通过vga的场信号准确地检测vga的拔插状态,提高检测vga拔插的准确性,进而,提高用户使用产品的体验感。
49.可选地,在一些可行的实施例中,该插入信号接收电路m1还包括:第一电容cg17、第一电阻rg21和第二电阻rg22;
50.所述第一电阻rg21和所述第二电阻rg22并联连接在所述第一三极管qg01与所述第二三级管qg02之间;所述第二电阻rg22和所述第一三级管qg01的连接端与所述第一电容cg17连接。
51.在本实施例中,如图2所示的本实用新型vga拔插检测电路一实施例的vga场信号示意图,图2中的a为在vga插入vga接口状态时,60hz的vga场信号电压,b为在vga插入vga接口状态时的第一电容cg17的电压,应当理解的是,在vga插入vga接口状态时,vga场信号电压vgavs为每隔一端时间出现一次高峰,高峰时信号输出电压vga_det为高电平,高峰过后vga场信号电压vgavs为低电平,通过第一电阻rg21和第二电阻rg22对第一电容cg17的充电,保证在vga插入vga接口状态,并在vga场信号电压vgavs为低电平时,保证vga信号输出电压vga_det的高电平不间断,如图3所示的本实用新型vga拔插检测电路一实施例的vga信号输出示意图,c为在vga插入vga接口状态时的vga信号输出电压。
52.可选地,在一些可行的实施例中,所述第一三极管qg01的第三端与所述信号输出接口vga_det连接,所述第二三级管qg02的第一端与vga场信号接口vgavs连接;所述第一三极管qg01的第三端与所述信号输出接口vga_det连接,所述第二三级管qg02的第一端与vga场信号接口vgavs连接。
53.需要说明的是,在本实施例中,第一三极管qg01为pnp型三极管,第二三级管qg02为npn型三极管,第一三极管qg01和第二三级管qg02的第一端为三级管的基极,第二端为三级管的发射极,第三端为三级管的集电极。
54.在本实施例中,第一三极管qg01的集电极与信号输出接口vga_det连接,第二三级管qg02的基极与vga场信号接口vgavs连接,第一三极管qg01的集电极与信号输出接口vga_det连接,第二三级管qg02的基极与vga场信号接口vgavs连接。
55.可选地,在一些可行的实施例中,所述第一电阻rg21和所述第二电阻rg22各自的第一端与所述第二三极管qg02的第三端连接,所述第一电阻rg21的第二端与所述第一三极
管qg01的第二端连接,与电源的正极连接。
56.在本实施例中,第一电阻rg21和第二电阻rg22各自的第一端与第二三极管qg02的集电极连接,第一电阻rg21的第二端与第一三极管qg01的第发射极连接,与电源的正极连接。
57.需要说明的是,在本实施例中,第一电阻rg21的第二端与第一三极管qg01的第发射极连接并接电源的正极hdmi-5v,hdmi-5v为vga拔插检测电路供电。
58.可选地,在一些可行的实施例中,所述第一电阻rg21和所述第二电阻rg22各自的第一端与所述第二三极管qg02的第三端连接,所述第一电阻rg21的第二端与所述第一三极管qg01的第二端连接,所述第二电阻rg22的第二端与所述第一三极管qg01的第一端连接。
59.在本实施例中,第一电阻rg21和第二电阻rg22各自的第一端与第二三极管qg02的集电极连接,第一电阻rg21的第二端与第一三极管qg01的发射极连接,第二电阻rg22的第二端与第一三极管qg01的基极连接。
60.可选地,在一些可行的实施例中,所述第二电阻rg22的第二端和所述第一三极管qg01的第一端的连接端与所述第一电容cg17的第一端连接,所述第一电容cg17的第二端接地。
61.在本实施例中,第二电阻rg22的第二端和第一三极管qg01的发射极的连接端与第一电容cg17的第一端连接,第一电容cg17的第二端接地。
62.可选地,在一些可行的实施例中,所述插入信号判断电路m2还包括:第二电容cg18和第三电阻rg24;所述第二电容cg18和所述第三电阻rg24各自的第一端,并联连接在所述第一三极管qg01的第三端和所述信号输出接口vga_det的连接端;所述第二电容cg18和所述第三电阻rg24各自的第二端接地。
63.在本实施例中,第二电容cg18和第三电阻rg24各自的第一端,并联连接在第一三极管qg01的集电极和信号输出接口vga_det的连接端,第二电容cg18和第三电阻rg24各自的第二端接地。
64.需要说明的是,vga拔插检测电路还包括第二电容cg18和第三电阻rg24,其中,第二电容cg18起到滤波的作用,第三电阻rg24与信号输出接口vga_det连接,起到放电的作用,当vga拔出vga接口时,信号输出接口vga_det从高电平转为低电平,此时预留的电流到第三电阻rg24,以防止错误信号输出。
65.可选地,在一些可行的实施例中,所述插入信号接收电路m1还包括:第四电阻rg20;所述第四电阻rg20的第一端与所述vga场信号接口vgavs连接,所述第四电阻rg20的第二端与所述第二三级管qg02的第一端连接。
66.在本实施例中,第四电阻rg20的第一端与vga场信号接口vgavs连接,第四电阻rg20的第二端与第二三级管qg02的发射极连接。
67.需要说明的是,第四电阻rg20连接在vga场信号接口vgavs与第二三级管qg02之间,起到保护开关的作用,
68.可选地,在一些可行的实施例中,所述插入信号接收电路m1还包括:第五电阻rg28;所述第四电阻rg20的第二端和所述第二三级管qg02的第一端的连接端与所述第五电阻rg28的第一端连接,所述第五电阻rg28的第二端接地。
69.在本实施例中,第四电阻rg20的第二端和第二三级管qg02的发射极的连接端与第
五电阻rg28的第一端连接,第五电阻rg28的第二端接地。
70.需要说明的是,在本实施例中,第五电阻rg28连接在第二三级管qg02和地之间,起到分压的作用,防止第二三级管qg02的电压幅高。
71.可选地,在一些可行的实施例中,所述插入信号判断电路m2还包括:第六电阻rg23;所述第二电阻rg22的第二端和所述第一电容cg17的第一端的连接端与所述第六电阻rg23的第一端连接,所述第六电阻rg23的第二端与所述第一三级管qg01的第一端的连接。
72.在本实施例中,第二电阻rg22的第二端和第一电容cg17的发射极的连接端与第六电阻rg23的第一端连接,第六电阻rg23的第二端与第一三级管qg01的发射极的连接。
73.需要说明的是,在本实施例中,第六电阻rg23与第一三级管qg01连接,起到限流的作用,并提供三极管的基极静态的作用。
74.需要说明的是,在本实施例中,若vga没有插入vga接口的状态时,主板端的vga场信号接口的vgavs信号一直为低电平,第二三极管qg02的发射极也是低电平,因此,第二三极管qg02不导通,第一电容cg17端的电压为5v(与电源电压相同),第一三极管qg01的发射极也是高电平,因此,第一三极管qg01也不导通,vga信号输出接口vga_det输出低电平。
75.若vga插入vga接口的状态时,主板与设备间通信,并且vga场信号接口的vgavs有信号输出,当vgavs在高峰时,第二三极管qg02的发射极也是高电平,因此,第二三极管qg02导通,cg17存储的电荷通过第二电阻rg22及第二三极管qg02放电,cg17的电压低于4.3v左右时,第二三极管qg01的发射极为低电平,第一三极管qg01导通,vga信号输出接口vga_det输出高电平,而vgavs在高峰结束后为低电平时,第二三极管qg02再次关断,此时通过第一电阻rg21和第二电阻rg22对电容cg17进行充电,使第一三极管qg01导通,vga信号输出接口vga_det输出高电平,也就是说,vgavs信号在高峰和低电平时,保证vga信号输出接口vga_det输出高电平。
76.需要说明的是,当vga插入vga接口的状态,并vgavs信号在低电平时,通过选取第一电阻rg21、第二电阻rg22和第一电容cg17的值,保证第一电阻rg21和第二电阻rg22对电容cg17进行充电的充电量充足,以在下一个高峰的来临之前,保证第一三极管qg01一直处于导通状态。
77.本实用新型提供了一种vga拔插检测电路,该vga拔插检测电路包括:插入信号接收电路和插入信号判断电路;该插入信号接收电路与该插入信号判断电路连接;插入信号接收电路在接收到插入信号时,输出电平到插入信号判断电路,以供插入信号判断电路根据电平判断vga的拔插状态。本实用新型实现了通过vga的场信号准确地检测vga的拔插状态,从而,极大程度上提高了检测vga拔插的准确性,进而,极大程度上提高了用户使用产品的体验感。
78.以上所述仅为本技术的优选实施例,并非因此限制本技术的专利范围,凡是在本技术的实用新型构思下,利用本技术说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的技术领域均包括在本技术的专利保护范围内。

技术特征:


1.一种vga拔插检测电路,其特征在于,所述vga拔插检测电路包括:插入信号接收电路和插入信号判断电路;所述插入信号接收电路与所述插入信号判断电路连接;所述插入信号接收电路在接收到插入信号时,输出电平到所述插入信号判断电路,以供所述插入信号判断电路根据所述电平判断vga的拔插状态。2.如权利要求1所述的vga拔插检测电路,其特征在于,所述插入信号接收电路包括:vga场信号接口和第二三极管,所述插入信号判断电路包括:第一三极管和信号输出接口;所述第二三极管与所述vga场信号接口连接,所述第一三极管与所述信号输出接口连接;所述第一三极管与所述第二三极管连接。3.如权利要求2所述的vga拔插检测电路,其特征在于,所述插入信号接收电路还包括:第一电容、第一电阻和第二电阻;所述第一电阻和所述第二电阻并联连接在所述第一三极管与所述第二三极管之间;所述第二电阻和所述第一三极管的连接端与所述第一电容连接。4.如权利要求3所述的vga拔插检测电路,其特征在于,所述第一三极管的第三端与所述信号输出接口连接,所述第二三极管的第一端与所述vga场信号接口连接;所述第一电阻和所述第二电阻各自的第一端与所述第二三极管连接,所述第一电阻的第二端与所述第一三极管的连接端,与电源的正极连接。5.如权利要求4所述的vga拔插检测电路,其特征在于,所述第一电阻和所述第二电阻各自的第一端与所述第二三极管的第三端连接,所述第一电阻的第二端与所述第一三极管的第二端连接,所述第二电阻的第二端与所述第一三极管的第一端连接。6.如权利要求5所述的vga拔插检测电路,其特征在于,所述第二电阻的第二端和所述第一三极管的第一端的连接端与所述第一电容的第一端连接,所述第一电容的第二端接地。7.如权利要求6所述的vga拔插检测电路,其特征在于,所述插入信号判断电路还包括:第二电容和第三电阻;所述第二电容和所述第三电阻各自的第一端,并联连接在所述第一三极管的第三端和所述信号输出接口的连接端;所述第二电容和所述第三电阻各自的第二端接地。8.如权利要求7所述的vga拔插检测电路,其特征在于,所述插入信号接收电路还包括:第四电阻;所述第四电阻的第一端与所述vga场信号接口连接,所述第四电阻的第二端与所述第二三极管的第一端连接。9.如权利要求8所述的vga拔插检测电路,其特征在于,所述插入信号接收电路还包括:第五电阻;所述第四电阻的第二端和所述第二三极管的第一端的连接端与所述第五电阻的第一端连接,所述第五电阻的第二端接地。10.如权利要求9所述的vga拔插检测电路,其特征在于,所述插入信号判断电路还包括:第六电阻;
所述第二电阻的第二端和所述第一电容的第一端的连接端与所述第六电阻的第一端连接,所述第六电阻的第二端与所述第一三极管的第一端的连接。

技术总结


本申请涉及模拟通信技术领域,并公开了一种VGA拔插检测电路,所述VGA拔插检测电路包括:所述插入信号接收电路和插入信号判断电路;插入信号接收电路与所述插入信号判断电路连接;所述插入信号接收电路在接收到插入信号时,输出电平到所述插入信号判断电路,以供所述插入信号判断电路根据所述电平判断VGA的拔插状态。本实用新型通过VGA的场信号准确地检测VGA的拔插状态,从而,提高检测VGA是否拔插的准确性,进而,提高用户使用产品的体验感。进而,提高用户使用产品的体验感。进而,提高用户使用产品的体验感。


技术研发人员:

胡书炳

受保护的技术使用者:

深圳小湃科技有限公司

技术研发日:

2022.11.29

技术公布日:

2023/2/28

本文发布于:2023-03-03 05:46:44,感谢您对本站的认可!

本文链接:https://patent.en369.cn/patent/3/62188.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:所述   电阻   信号   电路
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2022 Comsenz Inc.Powered by © 369专利查询检索平台 豫ICP备2021025688号-20 网站地图