EDA技术与VHDL课程大作业
学号:
姓名:
摘要:应用QuartusII9.0软件采用模块化设计方法设计一数字时钟,用原理图输入进行设计,使之具有清零、整点报时、闹钟设置、彩铃和星期显示调节等功能。软件仿真调试成功后编译下载至可编程实验系统SmartSOPC中进行硬件测试。 关键词:译码器 脉振 QuartusII 清零 计数器 蜂鸣器 锁存
一 设计内容简介…………………………………………………………………1
二 设计要求………………………………………………………………………隧道式搪瓷烧结炉1
三 方案论证(整体电路设计原理)………………………………………………1 四 子模块设计原理
4.0 脉冲产生电路……………………………………………………………4
4.1 计时电路…………………………………………………………………7
4.2 显示电路………………………………………………………………11钣金专用工具
4.3 保持电路………………………………………………………………13
4.4 清零电路………………………………………………………………13自动
4.5 校分电路………………………………………………………………14
4.6 校时电路………………………………………………………………14
4.7 整点报时电路tap 完全饲养投料机…………………………………………………………14
4.8 闹钟设定电路…………………………………………………………16
4.9 音乐产生电路…………………………………………………………17
4.10 闹钟报时电路………………………………………………………22
4.11 闹铃关闭电路………………………………………………………23
4.12 星期调整电路………………………………………………………24
4.13 电路总图……………………………………………………………26
五 实验中遇到问题及解决法……………………………………………………27
六 结论……………………………………………………………………………探针天线28