D三元醇
杏仁脱皮机
燃煤烤箱
a t a I n t e r f a c e 控制部分图4 FM调制算法信号处理图图6 FM调制仿真图图7 FM解调仿真图图8 FM调制与解调FPGA实现
接收过程。
STGL5000芯片将麦克风的语音信号经过内部的ADC转化为音频数字信号,有FPGA内部的语音收发IP 接收到,传送到FM调制解调IP中进行调制,将调制后的信号分为I、Q两路信号,通过AD9361数据收发IP将数据发送到AD9361芯片和本振混频后通过天线辐射到空间中,如果用户需要更大的功率可以外接功放。该过程实现了SDR的发射过程[11]。 3.3 设计验证4 结论
本文实现了基于ZYNQ+AD9361平台的FM调制解调器,此系统具有发射频点、接收频点以及FM发射调制角频偏可灵活配置,收发切换时间小于10m s。采用ZYNQ系列的XC7Z020CLG484-1芯片,搭建工程,综合后LUT资源占用616,触发器资源占用107。此平台适用于各种ZYNQ平台具有很好的移植性,能够应用于各种无线通信设计。 参考文献:
[1]杨明极,马琳.基于软件无线电的FM解调算法[J].电子设计工程,2012,20(16):116-125.
无压锅炉[2]曹沅.基于FPGA的FM调制解调器的实现[J].舰船电子工程,2013,3 (9):68-70.
自动投篮机信用卡催收系统[3]刘立,向新,孙眸,王锋.FM信号数字化解调算法的改进与实现[J].光通信研究,2012,4:26-28.
[4]Zynq-7000 All Programmable SoC(XC7Z010 and XC7Z020):DC and AC Switching Characteristics [EB/OL].(2012-11).
[5]AD9361 RF and BB PLL Synthesizer User Guide[EB/OL][2014-11-06](2015-09-01). /media/en/technical-documentation/user-guides/AD9361_Reference_
图9 FM调制实测图图10 FM解调实测图