显示驱动器及其驱动方法、显示模组与流程

阅读: 评论:0



1.本发明涉及显示技术领域,尤其涉及一种显示驱动器及其驱动方法、显示模组。


背景技术:



2.随着有源矩阵有机发光二极体面板(active-matrix organic light-emitting diode,amoled)显示技术的不断发展,显示的需求越来越多样化,显示驱动器(display driver integrated circuit,ddic)也越来越多,相关的电压需求也呈现多样化。
3.目前,amoled显示屏常见的外供电压一般包括i/o电压(vddi)、驱动器模拟电源电压(vci)、模拟电压(avdd)、工作电压(elvdd)以及接地端电压(elvss)五路外供电压。这五路外供电压一般按照ddic要求的上电时序驱动显示面板的驱动电路,比如逻辑电路和模拟电路上电,以保证显示驱动器正常工作。
4.然而,现有ddic经常会发生驱动电路的上电时序不符合ddic的驱动时序要求,导致ddic损坏的问题。


技术实现要素:



5.本技术提供的显示驱动器及其驱动方法、显示模组,旨在解决现有ddic经常会发生驱动电路的上电时序不符合ddic的驱动时序要求,导致ddic损坏的问题。
6.为解决上述技术问题,本技术采用的一个技术方案是:提供一种显示驱动器。该显示驱动器包括接口模块、显示驱动以及开关模块;其中,接口模块包括若干个接口,所述接口用以接收外部电源信号;驱动电路包括若干个驱动单元,用于在上电后驱动显示面板显示;开关模块包括若干个开关单元,其中,每一所述开关单元分别连接在一对应的接口与一对应的驱动单元之间,用于控制导通对应的接口与对应的驱动单元的电连接;其中,所述显示驱动器藉由控制所述开关模块中的所述开关单元,以使若干个所述外部电源信号驱动对应的所述驱动单元的上电顺序符合所述显示驱动器的驱动时序要求。
7.其中,进一步包括侦测控制电路,分别连接所述接口和所述开关单元,其中,所述侦测控制电路侦测每个所述接口接收的所述外部电源信号的状态,并基于所述外部电源信号驱动所述驱动单元的上电状态,确定任一所述接口接收的所述外部电源信号是否通过所述开关单元向所述驱动单元进行供电。
8.其中,所述侦测控制电路包括:侦测模块,连接每个所述接口,以分别侦测每个所述接口接收的所述外部电源信号的状态,并产生相应的侦测信号;逻辑控制模块,连接每个所述开关单元,以产生控制所述开关单元的控制信号。
9.其中,所述逻辑控制模块包括多个逻辑控制单元,其中,本级所述逻辑控制单元接收上一级所述逻辑控制单元的上一级输出信号,并接收所述侦测模块侦测的本级对应的所述接口的侦测信号,以产生本级输出信号,其中,每一级所述逻辑控制单元的输出信号用于控制本级对应的所述开关单元是否导通。
10.其中,所述若干个外部电源信号包括:i/o电压(vddi)信号、驱动器模拟电源电压
(vci)信号、模拟电压(avdd)信号、工作电压(elvdd)信号、接地端电压(elvss)信号;第一级所述逻辑控制单元接收所述vddi信号对应的侦测信号和参考电压,以产生第一级输出信号,并基于所述第一级输出信号控制对应的所述开关单元是否导通;第二级所述逻辑控制单元接收所述第一级输出信号,并接收所述vci信号对应的侦测信号,以产生第二级输出信号,并基于所述第二级输出信号控制对应的所述开关单元是否导通;第三级所述逻辑控制单元接收所述第二级输出信号,并接收所述avdd信号对应的侦测信号,以产生第三级输出信号,并基于所述第三级输出信号控制对应的所述开关单元是否导通;第四级所述逻辑控制单元接收所述第三级输出信号,并接收所述elvdd信号对应的侦测信号,以产生第四级输出信号,并基于所述第四级输出信号控制对应的所述开关单元是否导通;第五级所述逻辑控制单元接收所述第四级输出信号,并接收所述elvss信号对应的侦测信号,以产生第五级输出信号,并基于所述第五级输出信号控制对应的所述开关单元是否导通。
11.其中,所述侦测模块包括电平转换电路,所述电平转换电路将侦测的每一所述接口的电压信号转换成逻辑电平信号,以作为相应的侦测信号;
12.优选地,每一级所述逻辑控制单元包括逻辑与门、逻辑与非门或逻辑与或非门。
13.其中,每个所述开关单元包括单个mos开关或并联的多个mos开关。
14.其中,进一步包括:控制电路,连接所述侦测控制电路;其中,当所述控制电路接收到使能信号时,所述控制电路使能所述侦测控制电路。
15.为解决上述技术问题,本技术采用的另一个技术方案是:提供一种显示驱动器的驱动方法。该驱动方法包括:接收外部电源信号;控制导通对应的接口与对应的驱动单元的电连接,以使若干个所述外部电源信号驱动对应的所述驱动单元的上电顺序符合所述显示驱动器的驱动时序要求。
16.为解决上述技术问题,本技术采用的又一个技术方案是:提供一种显示模组。该显示模组包括显示面板及显示驱动器,显示驱动器为上述所涉及的显示驱动器。
17.本技术实施例的有益效果,相比于现有技术:本技术实施例提供的显示驱动器及其驱动方法、显示模组,该显示驱动器包括接口模块、驱动电路以及开关模块;其中,接口模块包括若干个接口,以通过接口接收外部电源信号。驱动电路包括若干个驱动单元,以在上电后驱动显示面板显示;开关模块的每一开关单元分别连接在一对应的接口与一对应的驱动单元之间,用于控制导通对应的接口与对应的驱动单元的电连接;并使该显示驱动器藉由控制开关模块中的开关单元,以使若干个外部电源信号驱动对应的驱动单元的上电顺序符合显示驱动器的驱动时序要求,从而有效避免了显示驱动器因上电时序不符合要求导致损坏的问题发生,并保证该显示驱动器所在的显示面板能够正常显示。
附图说明
18.图1为本技术一实施例提供的显示驱动器的示意图;
19.图2为本技术一实施例提供的开关单元的示意图;
20.图3为本技术另一实施例提供的开关单元的示意图;
21.图4为本技术另一实施例提供的显示驱动器的示意图;
22.图5为本技术一实施例提供的侦测模块的示意图;
23.图6为本技术另一实施例提供的侦测模块的示意图;
24.图7为本技术一实施例提供的逻辑控制模块的示意图;
25.图8为本技术又一实施例提供的显示驱动器的示意图;
26.图9为本技术另一实施例提供的逻辑控制模块的示意图;
27.图10为本技术一实施例提供的显示驱动器的驱动方法的流程图;
28.图11为本技术一实施例提供的显示模组的结构简图。
29.附图标记说明
30.显示驱动器1;接口模块11;接口111;驱动电路12;驱动单元121;开关模块13;开关单元131;mos开关1311;侦测控制电路14;侦测模块141;逻辑控制模块142;逻辑控制单元1421;控制电路15;显示面板2。
具体实施方式
31.下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本技术的一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
32.本技术中的术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”、“第三”的特征可以明示或者隐含地包括至少一个该特征。本技术的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。本技术实施例中所有方向性指示(诸如上、下、左、右、前、后
……
)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
33.在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本技术的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
34.现有ddic经常会发生驱动电路的上电时序不符合ddic的驱动时序要求。比如,由于ddic屏体的各种尺寸差异,市场各种需求,多种品牌导致实际应用power ic多种多样。但实际显示屏产线的点灯机(pattern generator,pg)制造商鉴于低成本和维护使用等便捷性,一般不会采用专用power ic给屏体供电。而采用点灯机pg专有的独立power给显示屏供电。这使得avdd,elvdd,elvss不受ddic的上电时序控制,需要通过设置pg控制vci,vddi,avdd,elvdd,elvss这五路电压的上电时序。然而,由于实际应用中,pg经常存在初始化未成功或外供电源上电时序设置不合理等情况,使得上电时序不符合ddic的驱动时序要求,导致损坏ddic的问题。
35.本技术实施例提供一种显示驱动器(ddic),该显示驱动器能够使驱动单元的上电顺序符合显示驱动器的驱动时序要求,有效避免了显示驱动器因上电时序不符合要求导致
损坏的问题发生,保证了显示驱动器的正常工作。
36.下面结合附图和实施例对本技术进行详细的说明。
37.请参阅图1,图1为本技术一实施例提供的显示驱动器的示意图;在本实施例中,提供一种显示驱动器(ddic)1,该显示驱动器1用于驱动显示面板2显示画面。该显示驱动器1包括接口模块11、驱动电路12以及开关模块13。
38.其中,接口模块11包括若干个接口111,以通过若干个接口111接收若干个外部电源信号。其中,一个接口111接收一个外部电源信号。在具体实施例中,接口模块11包括五个接口111,五个接口111分别用于接收i/o电压(vddi)信号、驱动器模拟电源电压(vci)信号、模拟电压(avdd)信号、工作电压(elvdd)信号以及接地端电压(elvss)信号。
39.驱动电路12包括若干个驱动单元121,用于在上电后驱动显示面板2显示。在具体实施例中,如图1所示,若干驱动单元121包括一逻辑电路和四个模拟电路。其中,逻辑电路通过vddi信号驱动上电;其余四个模拟电路分别通过vci信号、avdd信号、elvdd信号以及elvss信号驱动上电。在具体实施例中,逻辑电路和模板电路的具体结构与功能可参见现有显示驱动器(ddic)中的逻辑电路和模拟电路的具体结构与功能,在此不再赘述。
40.如图1所示,开关模块13包括若干个开关单元131。开关单元131的数量与接口111的数量一致;且每一开关单元131分别连接在一对应的接口111与一对应的驱动单元121之间,用于控制导通对应的接口111与对应的驱动单元121的电连接。在具体实施例中,该显示驱动器1藉由控制开关模块13中的开关单元131,以使从若干接口111接收的若干个外部电源信号驱动对应的驱动单元121的上电顺序符合显示驱动器1的驱动时序要求,从而有效避免了显示驱动器1因上电时序不符合要求导致损坏的问题发生,保证了该显示驱动器1的正常工作。在具体实施例中,显示驱动器1的驱动时序要求vddi信号、vci信号、avdd信号、elvdd信号、elvss信号依次驱动对应的驱动单元121上电。
41.在一具体实施例中,如图1所示,每个开关单元131包括但不限于单个mos开关1311。在另一具体实施例中,参见图2和图3,图2为本技术一实施例提供的开关单元的示意图;图3为本技术另一实施例提供的开关单元的示意图;每个开关单元131包括但不限于并联的多个mos开关1311。如图2所示,每个开关单元131包括并联的两个mos开关1311。如图3所示,每个开关单元131包括并联的三个mos开关1311。
42.在另一实施例中,参见图4,图4为本技术另一实施例提供的显示驱动器的示意图;该显示驱动器1进一步还包括侦测控制电路14。
43.侦测控制电路14连接分别连接接口111和开关单元131;即,每一接口111分别连接侦测控制电路14,每一开关单元131也分别连接侦测控制电路14。其中,侦测控制电路14侦测每个接口111接收的外部电源信号的状态,并基于相关的外部电源信号驱动对应的开关单元131的上电状态,确定任一接口111接收的对应外部电源信号是否通过对应的开关单元131向对应的驱动单元121进行供电。其中,相关的外部电源信号指按照显示驱动器1的驱动时序要求,上电时序排列在当前驱动单元121之前的前一个驱动单元121对应的外部电源信号。
44.在具体实施例中,侦测控制电路14侦测五个接口111接收的vddi信号、vci信号、avdd信号、elvdd信号、elvss信号,并基于vddi信号驱动对应的驱动单元121的上电状态,确定vci信号是否通过其对应的开关单元131向对应的驱动单元121进行供电。基于vci信号驱
动对应的驱动单元121的上电状态,确定avdd信号是否通过其对应的开关单元131向对应的驱动单元121进行供电。基于avdd信号驱动对应的驱动单元121的上电状态,确定elvdd信号是否通过其对应的开关单元131向对应的驱动单元121进行供电。基于elvdd信号驱动对应的驱动单元121的上电状态,确定elvss信号是否通过其对应的开关单元131向对应的驱动单元121进行供电。
45.具体的,侦测控制电路14接收的vddi信号、vci信号、avdd信号、elvdd信号、elvss信号,并基于vddi信号驱动对应的驱动单元121的上电,则确定vci信号通过其对应的开关单元131向对应的驱动单元121进行供电。基于vci信号驱动对应的驱动单元121的上电,则确定avdd信号通过其对应的开关单元131向对应的驱动单元121进行供电。基于avdd信号驱动对应的驱动单元121的上电,则确定elvdd信号通过其对应的开关单元131向对应的驱动单元121进行供电。基于elvdd信号驱动对应的驱动单元121的上电,则确定elvss信号通过其对应的开关单元131向对应的驱动单元121进行供电。
46.在具体实施例中,如图4所示,侦测控制模块包括侦测模块141和逻辑控制模块142。其中,侦测模块141连接每个接口111,以分别侦测每个接口111接收的外部电源信号的状态,并产生相应的侦测信号。在一具体实施例中,参见图5和图6,图5为本技术一实施例提供的侦测模块141的示意图;图6为本技术另一实施例提供的侦测模块141的示意图;侦测模块141包括电平转换电路,电平转换电路将侦测的每一接口111的电压信号转换成逻辑电平信号,以作为相应的侦测信号。其中,电平转换电路不限于多个pmos管(见图5)、或是多个nmos管(见图6)、或是nmos管和pmos管结合电路,上下拉电阻的形式不限。
47.具体的,可采用运算放大器电路进行电平转换,以起到信号输入和输出的隔离作用。
48.逻辑控制模块142连接每个开关单元131,以产生控制开关单元131的控制信号,从而控制任一开关单元131是否导通。在具体实施例中,参见图7,图7为本技术一实施例提供的逻辑控制模块的示意图;逻辑控制模块142包括多个逻辑控制单元1421;每一逻辑控制单元1421包括逻辑与门、逻辑与非门或逻辑与或非门;以提高逻辑控制模块142的逻辑控制能力。
49.在具体实施例中,如图7所示,本级逻辑控制单元1421接收上一级逻辑控制单元1421的上一级输出信号,并接收侦测模块141侦测的本级对应的接口111的侦测信号,以产生本级输出信号,其中,每一级逻辑控制单元1421的输出信号用于控制本级对应的开关单元131是否导通。比如,第一级逻辑控制单元1421输出第一级输出信号b,第一级逻辑控制单元1421基于第一级输出信号b控制对应的驱动单元121是否导通。第二级逻辑控制单元1421接收第一级输出信号b,并接收第二级对应的接口111的侦测信号,以产生第二级输出信号c;第二级逻辑控制单元1421基于第二级输出信号c控制对应的驱动单元121是否导通。第三级逻辑控制单元1421接收第二级输出信号c,并接收第三级对应的接口111的侦测信号,以产生第三级输出信号d;第三级逻辑控制单元1421基于第三级输出信号d控制对应的驱动单元121是否导通;以此类推,以按照显示驱动器1的驱动时序要求依次驱动对应的驱动单元121上电。如此,有效保证了在前序电压正常的基础上,才能将后序的电压接入显示驱动器1(ddic),避免了因电压时序异常导致显示驱动器1(ddic)损坏的问题发生。
50.在一具体实施例中,结合图7,第一级逻辑控制单元1421接收vddi信号对应的侦测
信号a和参考电压,以产生第一级输出信号b,并基于第一级输出信号b控制对应的开关单元131是否导通,以确定vddi信号是否通过其对应的开关单元131向逻辑电路供电。第二级逻辑控制单元1421接收第一级输出信号b,并接收vci信号对应的侦测信号,以产生第二级输出信号c,并基于第二级输出信号c控制对应的开关单元131是否导通,以确定vci信号是否通过其对应的开关单元131向模拟电路供电。第三级逻辑控制单元1421接收第二级输出信号c,并接收avdd信号对应的侦测信号,以产生第三级输出信号d,并基于第三级输出信号d控制对应的开关单元131是否导通,以确定avdd信号是否通过其对应的开关单元131向模拟电路供电。第四级逻辑控制单元1421接收第三级输出信号d,并接收elvdd信号对应的侦测信号,以产生第四级输出信号e,并基于第四级输出信号e控制对应的开关单元131是否导通,以确定elvdd信号是否通过其对应的开关单元131向模拟电路供电。第五级逻辑控制单元1421接收第四级输出信号e,并接收elvss信号对应的侦测信号,以产生第五级输出信号f,并基于第五级输出信号f控制对应的开关单元131是否导通,以确定elvss信号是否通过其对应的开关单元131向模拟电路供电。
51.具体的,结合图7和表1,表1为逻辑控制模块的逻辑表。
[0052][0053]
第一级逻辑控制单元1421接收侦测信号a和参考电压,并经逻辑处理后产生的第一级输出信号b,第一输出信号b有两种可能,其中一种可能为高电平(h),另一种可能为低电平(l);第一级逻辑控制单元1421基于第一级输出信号b为h时,控制对应的开关单元131导通,以确定vddi信号通过其对应的开关单元131向逻辑电路供电。第一级逻辑控制单元1421基于第一级输出信号b为l时,则控制对应的开关单元131不导通,以确定vddi信号不通过其对应的开关单元131向逻辑电路供电。
[0054]
第二级逻辑控制单元1421接收第一级输出信号b,并接收vci信号对应的侦测信号,且对第一级输出信号b和对应的侦测信号进行逻辑处理后产生第二级输出信号c;第二级输出信号c有四种可能,其中一种为h,其余三种均为l。第二级逻辑控制单元1421基于第二级输出信号c为h时,控制对应的开关单元131导通,以确定vci信号通过其对应的开关单元131向模拟电路供电。基于第二级输出信号c为l时,控制对应的开关单元131不导通,以确定vci信号不通过其对应的开关单元131向对应的模拟电路供电。
[0055]
第三级逻辑控制单元1421接收第二级输出信号c,并接收avdd信号对应的侦测信号,且对第二级输出信号c和对应的侦测信号进行逻辑处理后产生第三级输出信号d;第三级输出信号d有四种可能,其中一种为h,其余三种均为l。第三级逻辑控制单元1421基于第三级输出信号d为h时,控制对应的开关单元131导通,以确定avdd信号通过其对应的开关单元131向模拟电路供电。基于第三级输出信号d为l时,控制对应的开关单元131不导通,以确
定avdd信号不通过其对应的开关单元131向对应的模拟电路供电。
[0056]
第四级逻辑控制单元1421接收第三级输出信号d,并接收elvdd信号对应的侦测信号,且对第三级输出信号d和对应的侦测信号进行逻辑处理后产生第四级输出信号e;第四级输出信号e有四种可能,其中一种为h,其余三种均为l。第四级逻辑控制单元1421基于第四级输出信号e为h时,控制对应的开关单元131导通,以确定elvdd信号通过其对应的开关单元131向对应的模拟电路供电。基于第四级输出信号e为l时,控制对应的开关单元131不导通,以确定elvdd信号不通过其对应的开关单元131向对应的模拟电路供电。
[0057]
第五级逻辑控制单元1421接收第四级输出信号e,并接收elvss信号对应的侦测信号,且对第四级输出信号e和对应的侦测信号进行逻辑处理后产生第五级输出信号f;第五级输出信号f有四种可能,其中一种为h,其余三种均为l。第五级逻辑控制单元1421基于第五级输出信号f为h时,控制对应的开关单元131导通,以确定elvss信号通过其对应的开关单元131向对应的模拟电路供电。基于第五级输出信号f为l时,控制对应的开关单元131不导通,以确定elvss信号不通过其对应的开关单元131向对应的模拟电路供电。在具体实施例种,第五级输出信号f可通过ddic的io输出或是通过ddic内部时序控制电路以脉冲信号输出(输出信号形式不限)。
[0058]
上述通过在vddi、vci、avdd、elvdd、elvss内部电源或信号路径上增加开关单元131以实现每路电的断开和导通,并且增加侦测控制电路14分别侦测每路电压或信号,以根据上电时序控制每路电源路径的导通或截至。如此,有效保证了在前序电压正常的基础上,才能将后序的电压接入显示驱动器1(ddic),避免了因电压时序异常导致显示驱动器1(ddic)损坏的问题发生。
[0059]
在具体实施例中,参见图8,图8为本技术又一实施例提供的显示驱动器1的示意图;显示驱动器1进一步还包括控制电路15;控制电路15连接侦测控制电路14。当控制电路15接收到使能信号时,控制电路15使能侦测控制电路14。
[0060]
在具体实施例中,显示驱动器1还包括移动产业处理器接口(mobile industry processor interface,mipi);显示驱动器1通过mipi接口111接收退出休眠模式信号和休眠模式信号,且显示驱动器1基于退出休眠模式信号产生高电平信号(h),以作为退出休眠模式信号对应的侦测信号。显示驱动器1基于休眠模式信号产生低电平信号(l),以作为休眠模式信号对应的侦测信号。在该具体实施例中,参见图9,图9为本技术另一实施例提供的逻辑控制模块的示意图。第一级逻辑控制单元1421接收vddi信号对应的侦测信号a和参考电压,以产生第一级输出信号b,并基于第一级输出信号b控制对应的开关单元131是否导通,以确定vddi信号是否通过其对应的开关单元131向逻辑电路供电。第二级逻辑控制单元1421接收第一级输出信号b,并接收vci信号对应的侦测信号,以产生第二级输出信号c,并基于第二级输出信号控制对应的开关单元131是否导通,以确定vci信号是否通过其对应的开关单元131向模拟电路供电。第三级逻辑控制单元1421接收第二级输出信号c,并接收mipi接口接收到的退出休眠模式信号对应的侦测信号,以产生第三级输出信号d。第四级逻辑控制单元1421接收第三级输出信号d,并接收avdd信号对应的侦测信号,以产生第四级输出信号e,并基于第四级输出信号e控制对应的开关单元131是否导通,以确定avdd信号是否通过其对应的开关单元131向模拟电路供电。第五级逻辑控制单元1421接收第四级输出信号e,并接收elvdd信号对应的侦测信号,以产生第五级输出信号f,并基于第五级输出信号f
控制对应的开关单元131是否导通,以确定elvdd信号是否通过其对应的开关单元131向模拟电路供电。第六级逻辑控制单元1421接收第五级输出信号f,并接收elvss信号对应的侦测信号,以产生第六级输出信号g,并基于第六级输出信号g控制对应的开关单元131是否导通,以确定elvss信号是否通过其对应的开关单元131向模拟电路供电。
[0061]
本实施例提供的显示驱动器1,包括接口模块11、驱动电路12以及开关模块13;其中,接口模块11包括若干个接口111,以通过若干个接口111接收若干个外部电源信号。驱动电路12包括若干个驱动单元121;开关模块13的每一开关单元131分别连接在一对应的接口111与一对应的驱动单元121之间;并使该显示驱动器1藉由控制开关模块13中的开关单元131,以使若干个外部电源信号驱动对应的驱动单元121的上电顺序符合显示驱动器1的驱动时序要求,从而有效避免了显示驱动器1因上电时序不符合要求导致损坏的问题发生,并保证了显示驱动器1能够正常工作。
[0062]
在一实施例中,参见图10,图10为本技术一实施例提供的显示驱动器的驱动方法的流程图;提供一种显示驱动器的驱动方法,该驱动方法通过上述实施例提供的显示驱动器1执行。显示驱动器1的具体结构与功能可参见上述相关描述,在此不再赘述。
[0063]
该显示驱动器的驱动方法包括:
[0064]
步骤s1:接收外部电源信号。
[0065]
具体的,通过显示驱动器1的若干接口111分别接收若干个外部电源信号。在具体实施过程中,五个接口111接收的外部电源信号分别为vddi信号、vci信号、avdd信号、elvdd信号、elvss信号。
[0066]
步骤s2:控制导通对应的接口与对应的驱动单元的电连接,以使若干个外部电源信号驱动对应的驱动单元的上电顺序符合显示驱动器的驱动时序要求。
[0067]
具体的,显示驱动器1的开关模块13的每一开关单元131控制导通对应的接口111与对应的驱动单元121的电连接。显示驱动器1的侦测控制电路14藉由控制开关模块13中的开关单元131,以使从若干接口111接收的若干个外部电源信号驱动对应的驱动单元121的上电顺序符合显示驱动器1的驱动时序要求,从而有效避免了显示驱动器1因上电时序不符合要求导致损坏的问题发生,保证了该显示驱动器1的正常工作。
[0068]
具体的,显示驱动器1的侦测控制电路14侦测每个接口111接收的外部电源信号的状态,并基于相关的外部电源信号驱动对应的开关单元131的上电状态,确定任一接口111接收的对应外部电源信号是否通过对应的开关单元131向对应的驱动单元121进行供电。
[0069]
具体的,侦测控制电路14基于vddi信号驱动对应的驱动单元121的上电状态,确定vci信号是否通过其对应的开关单元131向对应的驱动单元121进行供电。基于vci信号驱动对应的驱动单元121的上电状态,确定avdd信号是否通过其对应的开关单元131向对应的驱动单元121进行供电。基于avdd信号驱动对应的驱动单元121的上电状态,确定elvdd信号是否通过其对应的开关单元131向对应的驱动单元121进行供电。基于elvdd信号驱动对应的驱动单元121的上电状态,确定elvss信号是否通过其对应的开关单元131向对应的驱动单元121进行供电;以使接收的若干个外部电源信号驱动对应的驱动单元121的上电顺序符合显示驱动器1的驱动时序要求,从而有效避免了显示驱动器1因上电时序不符合要求导致损坏的问题发生,保证了该显示驱动器1的正常工作。
[0070]
在一实施例中,参见图11,图11为本技术一实施例提供的显示模组2的结构简图。
提供一种显示模组,该显示模组包括显示驱动器1和显示面板2。
[0071]
显示驱动器1用于驱动显示面板2显示画面。该显示模组包括上述任一实施例所涉及的显示驱动器1。该显示驱动器1的具体结构与功能可参见上述实施例提供的显示驱动器1的相关描述,且可实现相同或相似的技术效果,在此不再赘述。
[0072]
显示面板2可以是硬质屏或柔性屏,用于在工作时显示画面。显示面板2可包括依次层叠设置的阳极层、有机膜层、阴极层等。有机膜层至少可以包括但不限于依次层叠的空穴注入层、空穴传输层、有机发光层、电子传输层、电子注入层。在一定电压驱动下,电子和空穴分别从阴极层和阳极层注入到电子传输层和空穴传输层,电子和空穴分别迁移到有机发光层,并在有机发光层中相遇,形成激子并使发光分子激发,产生光亮。该显示面板2的具体结构与功能可参见现有显示面板的具体结构与功能,在此不再赘述。
[0073]
当然,在具体实施例中,显示模组还包括主控制器等其它结构,具体可参见现有显示系统的相关结构,在此不再赘述。
[0074]
以上仅为本技术的实施方式,并非因此限制本技术的专利范围,凡是利用本技术说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本技术的专利保护范围内。

技术特征:


1.一种显示驱动器,其特征在于,包括:接口模块,包括若干个接口,所述接口用以接收外部电源信号;驱动电路,包括若干个驱动单元,用于在上电后驱动显示面板显示;开关模块,包括若干个开关单元,其中,每一所述开关单元分别连接在一对应的接口与一对应的驱动单元之间,用于控制导通对应的接口与对应的驱动单元的电连接;其中,所述显示驱动器藉由控制所述开关模块中的所述开关单元,以使若干个所述外部电源信号驱动对应的所述驱动单元的上电顺序符合所述显示驱动器的驱动时序要求。2.根据权利要求1所述的显示驱动器,其特征在于,进一步包括:侦测控制电路,分别连接所述接口和所述开关单元,其中,所述侦测控制电路侦测所述接口接收的所述外部电源信号的状态,并基于所述外部电源信号驱动所述驱动单元的上电状态,确定任一所述接口接收的所述外部电源信号是否通过所述开关单元向所述驱动单元进行供电。3.根据权利要求2所述的显示驱动器,其特征在于,所述侦测控制电路包括:侦测模块,连接每个所述接口,以分别侦测每个所述接口接收的所述外部电源信号的状态,并产生相应的侦测信号;逻辑控制模块,连接每个所述开关单元,以产生控制所述开关单元的控制信号。4.根据权利要求3所述的显示驱动器,其特征在于,所述逻辑控制模块包括多个逻辑控制单元,其中,本级所述逻辑控制单元接收上一级所述逻辑控制单元的上一级输出信号,并接收所述侦测模块侦测的本级对应的所述接口的侦测信号,以产生本级输出信号,其中,每一级所述逻辑控制单元的输出信号用于控制本级对应的所述开关单元是否导通。5.根据权利要求4所述的显示驱动器,其特征在于,所述若干个外部电源信号包括:i/o电压(vddi)信号、驱动器模拟电源电压(vci)信号、模拟电压(avdd)信号、工作电压(elvdd)信号、接地端电压(elvss)信号;第一级所述逻辑控制单元接收所述vddi信号对应的侦测信号和参考电压,以产生第一级输出信号,并基于所述第一级输出信号控制对应的所述开关单元是否导通;第二级所述逻辑控制单元接收所述第一级输出信号,并接收所述vci信号对应的侦测信号,以产生第二级输出信号,并基于所述第二级输出信号控制对应的所述开关单元是否导通;第三级所述逻辑控制单元接收所述第二级输出信号,并接收所述avdd信号对应的侦测信号,以产生第三级输出信号,并基于所述第三级输出信号控制对应的所述开关单元是否导通;第四级所述逻辑控制单元接收所述第三级输出信号,并接收所述elvdd信号对应的侦测信号,以产生第四级输出信号,并基于所述第四级输出信号控制对应的所述开关单元是否导通;第五级所述逻辑控制单元接收所述第四级输出信号,并接收所述elvss信号对应的侦测信号,以产生第五级输出信号,并基于所述第五级输出信号控制对应的所述开关单元是否导通。6.根据权利要求5所述的显示驱动器,其特征在于,所述侦测模块包括电平转换电路,所述电平转换电路将侦测的每一所述接口的电压信号转换成逻辑电平信号,以作为相应的侦测信号;优选地,每一级所述逻辑控制单元包括逻辑与门、逻辑与非门或逻辑与或非门。7.根据权利要求1所述的显示驱动器,其特征在于,每个所述开关单元包括单个mos开
关或并联的多个mos开关。8.根据权利要求2所述的显示驱动器,其特征在于,进一步包括:控制电路,连接所述侦测控制电路;其中,当所述控制电路接收到使能信号时,所述控制电路使能所述侦测控制电路。9.一种显示驱动器的驱动方法,其特征在于,包括:接收外部电源信号;控制导通对应的接口与对应的驱动单元的电连接,以使若干个所述外部电源信号驱动对应的所述驱动单元的上电顺序符合所述显示驱动器的驱动时序要求。10.一种显示模组,其特征在于,包括:显示面板;显示驱动器,为权利要求1-8任一项所述的显示驱动器,被配置为驱动所述显示面板。

技术总结


本申请提供一种显示驱动器及其驱动方法、显示模组。该显示驱动器包括接口模块、显示驱动以开关模块;接口模块包括若干个接口,接口用以接收外部电源信号;驱动电路包括若干个驱动单元,用于在上电后驱动显示面板显示;开关模块包括若干个开关单元,每一开关单元分别连接在一对应的接口与一对应的驱动单元之间,用于控制导通对应的接口与对应的驱动单元的电连接;其中,显示驱动器藉由控制开关模块中的开关单元,以使若干个外部电源信号驱动对应的驱动单元的上电顺序符合显示驱动器的驱动时序要求。该显示驱动器能够使各个驱动单元的上电顺序符合驱动显示线路的驱动时序要求,从而有效避免了显示驱动器因上电时序不符合要求导致损坏的问题发生。导致损坏的问题发生。导致损坏的问题发生。


技术研发人员:

贾琼 唐韬 王玉青

受保护的技术使用者:

昆山国显光电有限公司

技术研发日:

2022.06.17

技术公布日:

2022/10/11

本文发布于:2022-11-24 20:55:02,感谢您对本站的认可!

本文链接:https://patent.en369.cn/patent/2/726.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:信号   单元   所述   驱动器
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2022 Comsenz Inc.Powered by © 369专利查询检索平台 豫ICP备2021025688号-20 网站地图