基于FPGA的实时视频图像采集与显示系统的设计与实现

阅读: 评论:0

基于FPGA的实时视频图像采集与显示系统的设计与实现
作者:***
来源:《现代电子技术》2013年第13期
        摘 要: 主要针对目前视频图像处理发展的现状,结合FPGA技术,设计了一个基于FPGA的实时视频图像采集与显示系统。系统采用FPGA作为主控芯片,搭载专用的编码解码芯片进行图像的采集与显示,主要包括解码芯片的初始化、编码芯片的初始化、FPGA图像采集、PLL设置等几个功能模块。采用FPGA的标准设计流程及一些常用技巧来对整个系统进行编程。重点在于利用FPFA开发平台对普通相机输出的图像进行采集与显示,最终能在连接的RCA端口显示屏显示。
        关键词: FPGA; 视频图像采集; 编码芯片; 解码芯片
        中图分类号: TN911⁃34 文献标识码: A 文章编号: 1004⁃373X(2013)13⁃0046⁃03
        Design and Implementation of real⁃time video image capturedc资源
编织布
        and display system based on FPGA耐高温油墨
        GONG Zhen
指纹鼠标
        (Anhui University of Science and Technology, Huainan 232000, China)
        Abstract: Based on the current development status of the video image processing and FPGA technology, a FPGA⁃based real⁃time video image capture and display system is designed in this paper. Equipped with dedicated coding and decoding ship for image capture and display, the system adopts FPGA as the main control chip, which are composed of decoding chip initialization module, the encoding chip initialization module, FPGA image acquisition module and PLL setting module. FPGA⁃standard design flow and some commonly used techniques are taken to program the entire system. The focus is to realize the ordinary camera output image acquisition and display via the FPFA development platform, and ultimately connect the RCA port display screen.
        Keywords: FPGA; video image capture; coding chip; decoding chip
        0 引 言
        随着时代的发展,人们在图像处理领域取得了相当多的成果,研究出了很多算法,例如中值滤波、高通滤波等。在图像的传输过程中,各种噪声源的干扰和影响常常会使图像的质量变差。由于用一般的软件实现的图像预处理算法处理的数据量大,实现起来会比较慢,如果说对于一些实时性要求比较高的系统,那么处理速度往往是要考虑的关键要素,因为一旦实时性达不到,就不能第一时间记录下信息。另外,实时图像处理技术的日新月异和图像处理系统的发展有着千丝万缕的联系。在实时图像处理系统中,关键的技术是对实时图像的采集和处理,图像采集的速度、质量直接影响到这个系统的性能。
        1 系统硬件设计
        本系统基于FPGA的实时图像与显示系统,由前端视频采集单元、图像存储单元、图像显示单元三部分组成。主要功能为对摄像头送来的视频数据进行采集,并采用专用视频解码芯片将模拟视频转化成数字视频;将采集进来的数据存储到内嵌的SDRAM中;采用专用视频编码芯片将数字视频信号转换为模拟信号送显示器输出。系统的方案图如图1所示。
        系统上电后,FPGA管理单元通过I2C总线对SAA7113H解码芯片进行初始化;CCD摄像头输出的PAL制式模拟视频输入SAA7113H解码模块。FPGA将解码后的图像通过输入缓冲FIFO存放到外部SRAM;再用SDRAM进行奇偶场的合并,满一帧后图像进入FPGA进行内部图像处理,经输出缓冲进入SAA7121编码模块转换为模拟视频输出。通过按键的选择可控制使其输出图像亮度增强及字符叠加。本节将围绕系统中的视频图像解码芯片及编码芯片作具体分析。
模结构       
        图1 系统方案图
        1.1 解码芯片外围电路
>发动机摇臂

本文发布于:2023-06-25 21:47:37,感谢您对本站的认可!

本文链接:https://patent.en369.cn/patent/2/152413.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:图像   系统   视频   采集
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2022 Comsenz Inc.Powered by © 369专利查询检索平台 豫ICP备2021025688号-20 网站地图