第5讲、8086_8088微处理器引脚功能、总线结构和时序

阅读: 评论:0

第五讲8086/8088微处理器引脚功能
总线结构和时序
第一节、8086/8088引脚信号和功能
第二节、8086/8088最小模式和最大模式
第三节、8086/8088主要操作
第四节、8086存储器的分体结构
第一节8086/8088引脚信号和功能
一、8086/8088的两种工作模式
二、8086/8088引脚信号和功能
一、8086/8088的两种工作模式
8086/8088CPU有两种模式:最小模式和最大模式。
y最小模式
系统中只有8086/8088一个微处理器(单处理器模式)。
所有的总线控制信号都直接由8086/8088产生。
总线控制逻辑电路被减少到最小。适合于较小规模的系统。
y最大模式
包含两个(以上)微处理器,其中一个主处理器是8086/8088,其他的处理器称为协处理器,协助主处理器工作。适合于中等规模或大型的8086/8088系统中。
系统的控制总线由总线控制器8288来提供:
¾8288增强了8088CPU总线的驱动能力;
¾将8086的状态信号(S2~S0)进行译码,提供8086对存储器、I/O接口进行控制所需的信号。
最小模式与最大模式的主要区别
8086/8088外部引脚图(括号内为最大模式时引脚名)
8088
地A14A13A12A11A10A9A8AD7AD6AD5AD4AD3AD2AD1AD0NMI INTR CLK 地
Vcc(5V)A15A16/S3A17/S4A18/S5A19/S6SS0(HIGH)MN/MX RD
HOLD(RQ/GT0)HLDA(RQ/GT1)WR(LOCK M/IO DT/R(S1)DEN(S0)ALE(QS0)INTA(QS1)TEST READY RESET
Vcc(5V)AD15A16/S3A17/S4A18/S5A19/S6BHE/S7MN/MX RD
HOLD (RQ/GT0)HLDA (RQ/GT1)WR (LOCK)M/IO (S2)DT/R ( S1 )DEN (S0 )ALE (QS0)INTA (QS1)TEST READY RESET
8086

本文发布于:2023-05-05 22:53:24,感谢您对本站的认可!

本文链接:https://patent.en369.cn/patent/1/89408.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:总线   控制   模式   信号   处理器   引脚   进行   提供
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2022 Comsenz Inc.Powered by © 369专利查询检索平台 豫ICP备2021025688号-20 网站地图